# 過負荷対応SiCモジュール

Overload-tolerant SiC Module

谷 澤 秀 和\* Hidekazu Tanisawa

概要 総合科学技術・イノベーション会議主導で進められたSIP(戦略的イノベーション創造プログ ラム)「次世代パワーエレクトロニクス/SiC次世代パワーエレクトロニクスの統合的研究開発」の中 で、SiCパワーデバイスを用いた電力変換器設計技術及び、高温実装技術の開発を行った<sup>(1)</sup>。サンケ ン電気を含む同じ技術課題を有する民間企業と産業技術総合研究所がインホイールモータを想定した SiCパワーモジュールを開発した。本稿ではその成果の中から重要となる過渡熱評価技術及び、実装 技術を紹介する。また、更に作製したモジュールの過負荷耐量向上に関して測定結果を示す。

## **1.** まえがき<sup>(1)</sup>

近年パワー半導体業界ではワイドバンドギャップ半導 体と自動車の電動化に注目が集まっている。

SiCパワーデバイスはワイドバンドギャップパワーデ バイスのひとつであり、ユニポーラデバイスの高速スイ ッチング特性と、低い導通損失の特性を持ち、これを用 いた電力変換器は高効率化による省エネ及び冷却システ ムの簡素化による高出力電力密度が実現できる。また、 Siパワーデバイスと比較して高温動作が可能であり、例 えば250℃以上での動作が報告されている<sup>(2)</sup>。この特徴 を生かすとさらに冷却系簡略化による変換器の高出力密 度化に有効である。

近年環境への配慮から自動車はモータを使用したハイ ブリッド自動車やEVなど電動化が進んでいる。この時 メインモータを動かすパワーモジュールには高効率,高 パワー密度が求められる。また、人の乗るスペースを大 きくしたいなどの要望からモータをタイヤのホイール内 に搭載したインホイールモータが検討されている<sup>(3)</sup>。

その際,通常動作でない例えば縁石乗り上げなど短時 間過負荷時の発熱をどう対応するかが課題の一つとな る。このような短時間発熱を定常冷却能力で処理をでき るように設計するとインバータが大きくなりインホイー ル内への搭載が困難になる懸念が生じる。そのため我々 は,短時間過発熱を過渡熱抵抗特性の設計で対処し,パ ワーモジュールの小型化を維持したまま解決することを 目的とした。

本論文は研究成果の中から、すでに論文発表もしくは NEDO最終成果報告書に公開済みの内容をダイジェスト で紹介する。特にキーとなる過渡熱解析技術、AIバンプ フリップチップの信頼性向上及び配線基板搭載による過 渡熱抵抗改善効果を示し、更に能力を上げた最終モジュ ール品の短時間過負荷評価結果を示す。

#### 2. SiC-MOSFETの過渡熱抵抗解析技術<sup>(4)(5)</sup>

短時間過負荷時の温度上昇を精密に設計するために は、過渡熱抵抗の解析が重要となる。我々はMentor Graphics社のT3Sterを使用し過渡熱測定及びそこから 構造関数を導き出し、モジュール設計を行っている。そ の測定において温度モニターとなるSiC-MOSFETのボ ディダイオードの特性解析についてポイントを示す。

図1に開発したワイヤーボンディングタイプのSiCパ ワーモジュールを示す。本モジュールは2in1タイプであ る<sup>(2)</sup>。このモジュールの過渡熱抵抗を評価するために図 2の様な回路でSiC-MOSFETのボディダイオードに通電 し,発熱と温度測定を担わせている<sup>(5)</sup>。

\*デバイス事業本部 技術本部 プロセス技術統括部 先行技術開発部 先行開発課



図1 ワイヤーボンディングタイプモジュール



図2 過渡熱測定回路



図3 SiC-MOSボディダイオード順方向特性 (Vgs=0~-10V)



しかし、多くのSiC-MOSFETの場合単純にG-Sショー トをしても、SiC-MOSFETに微小な電流がながれてしま い、ボディダイオードの通電温度特性を測定しようとし ても正しい結果が得られない。図3にSiC-MOSFETの  $V_{CS} \ge 0 \sim -10V \equiv 0$ で変化させたときの、ボディダイオ ードの*I-V*カーブを示す<sup>(5)</sup>。*V*GSの大きさによって*I-V* 特性が異なる。より低いVGSの場合I-V特性が変化して いない。このようにSiC-MOSFETはSi-MOSFETとは違 うIVカーブの変化が存在する。

図4に図3と同じチップを実装したサンプルのT3ster による温度測定結果を示す<sup>(5)</sup>。図4を見てわかるように、 図3のI-V特性が変化する領域のVGSを印可して測定し た結果は冷却過渡現象を観察しているにも関わらず、温 度が上下するなど正しい温度測定ができていない。一方 VGSが-4.9V以下の場合、単調減少となり、冷却過渡温 度を適切に測定できている。このようにSiC-MOSFET のボディダイオードで過渡熱抵抗を測定する際、使用す るチップに合わせた VGSの設定が重要である。

#### 3. Alバンプフリップチップ技術<sup>(6)(7)</sup>

過去のプロジェクトにてAIバンプフリップチップ実装 技術を開発した<sup>(7)</sup>。しかし、従来のAIバンプはチップ部 への接合面積が小さかった。今回、この接合面積の改善 を行った。図5にAlバンプフリップチップ後、シェア試 験にてチップを除去し、チップと接合していた面を観察 した結果を示す<sup>(6)</sup>。白い点線円はチップへの接合箇所で ある。改良によりチップ接合面積が大きくなっているこ とが分かる。また、接合していない面を大幅に減らすこ とができた。このバンプにて参考文献<sup>(7)</sup>と同様にサンプ ルを作製し温度サイクル試験をかけた。そのときのシェ ア強度測定結果を図6に示す<sup>(1)</sup>。シェア強度が向上して いる。

図7にこの改良したAIバンプでチップと配線基板を接 合したSiCモジュールを示す<sup>(6)</sup>。配線基板はSiCパワー デバイス過渡発熱時の熱を熱容量で吸収する狙いがあ り、過渡温度低減効果が期待できる。図1及び、図7の 構造でT3Sterによる過渡熱測定を行い構造関数を算出し た結果が**図8**である<sup>(6)</sup>。



改良前

改良後 500µm

図5 改良前後のバンプ形状



S2

図7 配線基板タイプのモジュール



ワイヤーボンディングタイプの構造関数は図中の点線 で示されている。配線基板タイプは黒い実線で示されて いる。結果を比較すると、ワイヤーボンディングタイプ に比べ配線基板タイプは0.16K/W付近から熱容量が増加 している。これは、AIバンプを通過し、熱が配線基板に 到達し、その分の熱容量が加算される為である。この熱 容量の差により、ワイヤーボンディングタイプに比較し 配線基板タイプの過渡熱抵抗を最大15%低減した<sup>(6)</sup>。

# 4. 短時間過負荷対応モジュール<sup>(1)</sup>

短時間過負荷想定としては、インホイールモータの仕様から100A-3秒印加時250℃以下とした<sup>(1)</sup>。図9にワイヤーボンディングタイプの短時間過負荷試験結果を示す。通電時間に対して、通電電流及び、モジュール温度を示している<sup>(1)</sup>。85A、0.5秒の通電で250℃まで上昇した。これに対し、図7からさらに改良した配線基板タイプのモジュールを開発した。ワイヤーボンディングタイプからの変更点は表1のようになっている<sup>(1)</sup>。このモジュールにて短時間過負荷試験を行った結果を図10に示す<sup>(1)</sup>。



図9 ワイヤーボンディングタイプの短時間過負荷試験結果

| 表1 モジュール改善内容 | モジュー | -ル改善内容 |
|--------------|------|--------|
|--------------|------|--------|

|           | 変更前        | 変更後                               |
|-----------|------------|-----------------------------------|
| ベースプレート   | CuW, 5mm厚  | CMC, 12mm厚                        |
| 放熱基板の配線厚み | 100µm      | 300µm                             |
| チップ表面接合   | ワイヤーボンディング | 熱伝導性を良くした配線基板<br>(Aレバンプフリップチップ接合) |



93.3A通電時2.75秒後に250℃となり大幅に短時間過負 荷耐性を向上することができた。

### 5. むすび

インホイールモータを想定し、短時間過負荷に対応し たモジュールを開発した。開発にあたり、過渡熱抵抗測 定が重要であり、SiC-MOSの測定の際VGSの設定が重要 であることを発見した。また、Alバンプフリップチップ 実装の信頼性向上のためバンプ形状の改善を行い、信頼 性を向上することができた。Alバンプフリップチップを 使用した配線基板タイプモジュールはワイヤーボンディ ングタイプよりも短時間過負荷時の温度上昇を抑制でき ることが実証できた。更にモジュールを改善し、93.3A 通電時2.75秒の条件でモジュール温度を250℃以下に抑 制できることが分かった。

本研究は,総合科学技術・イノベーション会議のSIP (戦略的イノベーション創造プログラム)「次世代パワー エレクトロニクス/SiC次世代パワーエレクトロニクス の統合的研究開発」(管理法人:NEDO)によって実施さ れました。研究開発の現場にて御指導,御鞭撻のほど賜 りました佐藤伸二博士,加藤史樹博士,宝藏寺裕之博士 (国立研究開発法人 産業技術総合研究所)に深謝いた します。

#### 参考文献

- (1) 平成26年度~平成30年度成果報告書,「SIP(戦略的イノベーション創造プログラム次世代パワーエレクトロニクス/SiCに関する拠点型共通基盤技術開発/SiC次世代パワーエレクトロニクスの統合的研究開発」,国立研究開発法人新エネルギー・産業技術総合開発機構
- (2) Shinji Sato, Fumiki Katoa, Hidekazu Tanisawab, Kenichi Kouic, Kinuyo Watanabea, Yoshinori Murakamid, Hiroshi Satoa and Hiroshi Yamaguchi, "Development of High Temperature Operation SiC Power Module", ECS Trans. 2018 volume 86, issue 12, pp. 83-90.
- (3) 平成26年度~平成30年度成果報告書,「SIP(戦略的イノ ベーション創造プログラム)次世代パワーエレクトロニク ス次世代パワーモジュールの応用に関する基盤研究開発 EVモータ駆動用機電一体インバータの研究開発」,国立 研究開発法人新エネルギー・産業技術総合開発機構
- (4) Fumiki Kato, Hiroki Takahashi, Hidekazu Tanisawa, Kenichi Koui, Shinji Sato, Yoshinori Murakami, Hiroshi Nakagawa, Hiroshi Yamaguchi, and Hiroshi Sato, "Identification of thermo-mechanical fatigue fracture location by transient thermal analysis for high-temperature operating SiC power module assembled with ZnAl eutectic solder", HiTEC2018, May 8-10, Vol. 2018, No. HiTEC, pp. 000028-000031.
- (5) Fumiki Kato, Shinji Sato, Kenichi Koui, Hidekazu Tanisawa, Hiroshi Hozoji, Hiroshi Yamaguchi, "Study of Gate Bias Voltage for Preventing Threshold Shift of SiC-MOSFET Body Diode during Transient Temperature Measurements", 2019 International Conference on Electronics Packaging (ICEP), proceedings, pp. 88-91.
- (6) Hidekazu Tanisawa, Fumiki Kato, Kenichi Koui, Shinji Sato, Kinuyo Watanabe, Hiroki Takahashi, Yoshinori Murakami and Hiroshi Sato, "Transient thermal characteristics of high-temperature SiC power module enhanced with Al-bump technology", Japanese Journal of Applied Physics, Volume 57, Number 4S.
- (7) Hidekazu Tanisawa, Kohei Hiyama, Takeshi Anzai, Hiroki Takahashi, Yoshinori Murakami1, Shinji Sato, Kinuyo Watanabe, Fumiki Kato, and Hiroshi Sato, "Reliability Assessment of Flip-Chip Assembly of Al Bumps", Journal of Microelectronics and Electronic Packaging: April 2015, Vol. 12, No. 2, pp. 92-97.